Zephyr Project API 3.7.0
A Scalable Open Source RTOS
Loading...
Searching...
No Matches
nxp_s32k146_clock.h File Reference

Go to the source code of this file.

Macros

#define NXP_S32_LPO_128K_CLK   1U
 
#define NXP_S32_SIRC_CLK   2U
 
#define NXP_S32_SIRC_VLP_CLK   3U
 
#define NXP_S32_SIRC_STOP_CLK   4U
 
#define NXP_S32_FIRC_CLK   5U
 
#define NXP_S32_FIRC_VLP_CLK   6U
 
#define NXP_S32_FIRC_STOP_CLK   7U
 
#define NXP_S32_SOSC_CLK   8U
 
#define NXP_S32_SPLL_CLK   9U
 
#define NXP_S32_SIRCDIV1_CLK   10U
 
#define NXP_S32_SIRCDIV2_CLK   11U
 
#define NXP_S32_FIRCDIV1_CLK   12U
 
#define NXP_S32_FIRCDIV2_CLK   13U
 
#define NXP_S32_SOSCDIV1_CLK   14U
 
#define NXP_S32_SOSCDIV2_CLK   15U
 
#define NXP_S32_SPLLDIV1_CLK   16U
 
#define NXP_S32_SPLLDIV2_CLK   17U
 
#define NXP_S32_LPO_32K_CLK   18U
 
#define NXP_S32_LPO_1K_CLK   19U
 
#define NXP_S32_TCLK0_REF_CLK   20U
 
#define NXP_S32_TCLK1_REF_CLK   21U
 
#define NXP_S32_TCLK2_REF_CLK   22U
 
#define NXP_S32_SCS_CLK   24U
 
#define NXP_S32_SCS_RUN_CLK   25U
 
#define NXP_S32_SCS_VLPR_CLK   26U
 
#define NXP_S32_SCS_HSRUN_CLK   27U
 
#define NXP_S32_CORE_CLK   28U
 
#define NXP_S32_CORE_RUN_CLK   29U
 
#define NXP_S32_CORE_VLPR_CLK   30U
 
#define NXP_S32_CORE_HSRUN_CLK   31U
 
#define NXP_S32_BUS_CLK   32U
 
#define NXP_S32_BUS_RUN_CLK   33U
 
#define NXP_S32_BUS_VLPR_CLK   34U
 
#define NXP_S32_BUS_HSRUN_CLK   35U
 
#define NXP_S32_SLOW_CLK   36U
 
#define NXP_S32_SLOW_RUN_CLK   37U
 
#define NXP_S32_SLOW_VLPR_CLK   38U
 
#define NXP_S32_SLOW_HSRUN_CLK   39U
 
#define NXP_S32_RTC_CLK   40U
 
#define NXP_S32_LPO_CLK   41U
 
#define NXP_S32_SCG_CLKOUT_CLK   42U
 
#define NXP_S32_FTM0_EXT_CLK   43U
 
#define NXP_S32_FTM1_EXT_CLK   44U
 
#define NXP_S32_FTM2_EXT_CLK   45U
 
#define NXP_S32_FTM3_EXT_CLK   46U
 
#define NXP_S32_FTM4_EXT_CLK   47U
 
#define NXP_S32_FTM5_EXT_CLK   48U
 
#define NXP_S32_ADC0_CLK   50U
 
#define NXP_S32_ADC1_CLK   51U
 
#define NXP_S32_CLKOUT0_CLK   52U
 
#define NXP_S32_CMP0_CLK   53U
 
#define NXP_S32_CRC0_CLK   54U
 
#define NXP_S32_DMA0_CLK   55U
 
#define NXP_S32_DMAMUX0_CLK   56U
 
#define NXP_S32_EIM0_CLK   57U
 
#define NXP_S32_ERM0_CLK   58U
 
#define NXP_S32_EWM0_CLK   59U
 
#define NXP_S32_FLEXCAN0_CLK   60U
 
#define NXP_S32_FLEXCAN1_CLK   61U
 
#define NXP_S32_FLEXCAN2_CLK   62U
 
#define NXP_S32_FLEXIO_CLK   63U
 
#define NXP_S32_FTFC_CLK   64U
 
#define NXP_S32_FTM0_CLK   65U
 
#define NXP_S32_FTM1_CLK   66U
 
#define NXP_S32_FTM2_CLK   67U
 
#define NXP_S32_FTM3_CLK   68U
 
#define NXP_S32_FTM4_CLK   69U
 
#define NXP_S32_FTM5_CLK   70U
 
#define NXP_S32_LPI2C0_CLK   71U
 
#define NXP_S32_LPIT0_CLK   72U
 
#define NXP_S32_LPSPI0_CLK   73U
 
#define NXP_S32_LPSPI1_CLK   74U
 
#define NXP_S32_LPSPI2_CLK   75U
 
#define NXP_S32_LPTMR0_CLK   76U
 
#define NXP_S32_LPUART0_CLK   77U
 
#define NXP_S32_LPUART1_CLK   78U
 
#define NXP_S32_LPUART2_CLK   79U
 
#define NXP_S32_MPU0_CLK   80U
 
#define NXP_S32_MSCM0_CLK   81U
 
#define NXP_S32_PDB0_CLK   82U
 
#define NXP_S32_PDB1_CLK   83U
 
#define NXP_S32_PORTA_CLK   84U
 
#define NXP_S32_PORTB_CLK   85U
 
#define NXP_S32_PORTC_CLK   86U
 
#define NXP_S32_PORTD_CLK   87U
 
#define NXP_S32_PORTE_CLK   88U
 
#define NXP_S32_RTC0_CLK   89U
 
#define NXP_S32_TRACE_CLK   90U
 

Macro Definition Documentation

◆ NXP_S32_ADC0_CLK

#define NXP_S32_ADC0_CLK   50U

◆ NXP_S32_ADC1_CLK

#define NXP_S32_ADC1_CLK   51U

◆ NXP_S32_BUS_CLK

#define NXP_S32_BUS_CLK   32U

◆ NXP_S32_BUS_HSRUN_CLK

#define NXP_S32_BUS_HSRUN_CLK   35U

◆ NXP_S32_BUS_RUN_CLK

#define NXP_S32_BUS_RUN_CLK   33U

◆ NXP_S32_BUS_VLPR_CLK

#define NXP_S32_BUS_VLPR_CLK   34U

◆ NXP_S32_CLKOUT0_CLK

#define NXP_S32_CLKOUT0_CLK   52U

◆ NXP_S32_CMP0_CLK

#define NXP_S32_CMP0_CLK   53U

◆ NXP_S32_CORE_CLK

#define NXP_S32_CORE_CLK   28U

◆ NXP_S32_CORE_HSRUN_CLK

#define NXP_S32_CORE_HSRUN_CLK   31U

◆ NXP_S32_CORE_RUN_CLK

#define NXP_S32_CORE_RUN_CLK   29U

◆ NXP_S32_CORE_VLPR_CLK

#define NXP_S32_CORE_VLPR_CLK   30U

◆ NXP_S32_CRC0_CLK

#define NXP_S32_CRC0_CLK   54U

◆ NXP_S32_DMA0_CLK

#define NXP_S32_DMA0_CLK   55U

◆ NXP_S32_DMAMUX0_CLK

#define NXP_S32_DMAMUX0_CLK   56U

◆ NXP_S32_EIM0_CLK

#define NXP_S32_EIM0_CLK   57U

◆ NXP_S32_ERM0_CLK

#define NXP_S32_ERM0_CLK   58U

◆ NXP_S32_EWM0_CLK

#define NXP_S32_EWM0_CLK   59U

◆ NXP_S32_FIRC_CLK

#define NXP_S32_FIRC_CLK   5U

◆ NXP_S32_FIRC_STOP_CLK

#define NXP_S32_FIRC_STOP_CLK   7U

◆ NXP_S32_FIRC_VLP_CLK

#define NXP_S32_FIRC_VLP_CLK   6U

◆ NXP_S32_FIRCDIV1_CLK

#define NXP_S32_FIRCDIV1_CLK   12U

◆ NXP_S32_FIRCDIV2_CLK

#define NXP_S32_FIRCDIV2_CLK   13U

◆ NXP_S32_FLEXCAN0_CLK

#define NXP_S32_FLEXCAN0_CLK   60U

◆ NXP_S32_FLEXCAN1_CLK

#define NXP_S32_FLEXCAN1_CLK   61U

◆ NXP_S32_FLEXCAN2_CLK

#define NXP_S32_FLEXCAN2_CLK   62U

◆ NXP_S32_FLEXIO_CLK

#define NXP_S32_FLEXIO_CLK   63U

◆ NXP_S32_FTFC_CLK

#define NXP_S32_FTFC_CLK   64U

◆ NXP_S32_FTM0_CLK

#define NXP_S32_FTM0_CLK   65U

◆ NXP_S32_FTM0_EXT_CLK

#define NXP_S32_FTM0_EXT_CLK   43U

◆ NXP_S32_FTM1_CLK

#define NXP_S32_FTM1_CLK   66U

◆ NXP_S32_FTM1_EXT_CLK

#define NXP_S32_FTM1_EXT_CLK   44U

◆ NXP_S32_FTM2_CLK

#define NXP_S32_FTM2_CLK   67U

◆ NXP_S32_FTM2_EXT_CLK

#define NXP_S32_FTM2_EXT_CLK   45U

◆ NXP_S32_FTM3_CLK

#define NXP_S32_FTM3_CLK   68U

◆ NXP_S32_FTM3_EXT_CLK

#define NXP_S32_FTM3_EXT_CLK   46U

◆ NXP_S32_FTM4_CLK

#define NXP_S32_FTM4_CLK   69U

◆ NXP_S32_FTM4_EXT_CLK

#define NXP_S32_FTM4_EXT_CLK   47U

◆ NXP_S32_FTM5_CLK

#define NXP_S32_FTM5_CLK   70U

◆ NXP_S32_FTM5_EXT_CLK

#define NXP_S32_FTM5_EXT_CLK   48U

◆ NXP_S32_LPI2C0_CLK

#define NXP_S32_LPI2C0_CLK   71U

◆ NXP_S32_LPIT0_CLK

#define NXP_S32_LPIT0_CLK   72U

◆ NXP_S32_LPO_128K_CLK

#define NXP_S32_LPO_128K_CLK   1U

◆ NXP_S32_LPO_1K_CLK

#define NXP_S32_LPO_1K_CLK   19U

◆ NXP_S32_LPO_32K_CLK

#define NXP_S32_LPO_32K_CLK   18U

◆ NXP_S32_LPO_CLK

#define NXP_S32_LPO_CLK   41U

◆ NXP_S32_LPSPI0_CLK

#define NXP_S32_LPSPI0_CLK   73U

◆ NXP_S32_LPSPI1_CLK

#define NXP_S32_LPSPI1_CLK   74U

◆ NXP_S32_LPSPI2_CLK

#define NXP_S32_LPSPI2_CLK   75U

◆ NXP_S32_LPTMR0_CLK

#define NXP_S32_LPTMR0_CLK   76U

◆ NXP_S32_LPUART0_CLK

#define NXP_S32_LPUART0_CLK   77U

◆ NXP_S32_LPUART1_CLK

#define NXP_S32_LPUART1_CLK   78U

◆ NXP_S32_LPUART2_CLK

#define NXP_S32_LPUART2_CLK   79U

◆ NXP_S32_MPU0_CLK

#define NXP_S32_MPU0_CLK   80U

◆ NXP_S32_MSCM0_CLK

#define NXP_S32_MSCM0_CLK   81U

◆ NXP_S32_PDB0_CLK

#define NXP_S32_PDB0_CLK   82U

◆ NXP_S32_PDB1_CLK

#define NXP_S32_PDB1_CLK   83U

◆ NXP_S32_PORTA_CLK

#define NXP_S32_PORTA_CLK   84U

◆ NXP_S32_PORTB_CLK

#define NXP_S32_PORTB_CLK   85U

◆ NXP_S32_PORTC_CLK

#define NXP_S32_PORTC_CLK   86U

◆ NXP_S32_PORTD_CLK

#define NXP_S32_PORTD_CLK   87U

◆ NXP_S32_PORTE_CLK

#define NXP_S32_PORTE_CLK   88U

◆ NXP_S32_RTC0_CLK

#define NXP_S32_RTC0_CLK   89U

◆ NXP_S32_RTC_CLK

#define NXP_S32_RTC_CLK   40U

◆ NXP_S32_SCG_CLKOUT_CLK

#define NXP_S32_SCG_CLKOUT_CLK   42U

◆ NXP_S32_SCS_CLK

#define NXP_S32_SCS_CLK   24U

◆ NXP_S32_SCS_HSRUN_CLK

#define NXP_S32_SCS_HSRUN_CLK   27U

◆ NXP_S32_SCS_RUN_CLK

#define NXP_S32_SCS_RUN_CLK   25U

◆ NXP_S32_SCS_VLPR_CLK

#define NXP_S32_SCS_VLPR_CLK   26U

◆ NXP_S32_SIRC_CLK

#define NXP_S32_SIRC_CLK   2U

◆ NXP_S32_SIRC_STOP_CLK

#define NXP_S32_SIRC_STOP_CLK   4U

◆ NXP_S32_SIRC_VLP_CLK

#define NXP_S32_SIRC_VLP_CLK   3U

◆ NXP_S32_SIRCDIV1_CLK

#define NXP_S32_SIRCDIV1_CLK   10U

◆ NXP_S32_SIRCDIV2_CLK

#define NXP_S32_SIRCDIV2_CLK   11U

◆ NXP_S32_SLOW_CLK

#define NXP_S32_SLOW_CLK   36U

◆ NXP_S32_SLOW_HSRUN_CLK

#define NXP_S32_SLOW_HSRUN_CLK   39U

◆ NXP_S32_SLOW_RUN_CLK

#define NXP_S32_SLOW_RUN_CLK   37U

◆ NXP_S32_SLOW_VLPR_CLK

#define NXP_S32_SLOW_VLPR_CLK   38U

◆ NXP_S32_SOSC_CLK

#define NXP_S32_SOSC_CLK   8U

◆ NXP_S32_SOSCDIV1_CLK

#define NXP_S32_SOSCDIV1_CLK   14U

◆ NXP_S32_SOSCDIV2_CLK

#define NXP_S32_SOSCDIV2_CLK   15U

◆ NXP_S32_SPLL_CLK

#define NXP_S32_SPLL_CLK   9U

◆ NXP_S32_SPLLDIV1_CLK

#define NXP_S32_SPLLDIV1_CLK   16U

◆ NXP_S32_SPLLDIV2_CLK

#define NXP_S32_SPLLDIV2_CLK   17U

◆ NXP_S32_TCLK0_REF_CLK

#define NXP_S32_TCLK0_REF_CLK   20U

◆ NXP_S32_TCLK1_REF_CLK

#define NXP_S32_TCLK1_REF_CLK   21U

◆ NXP_S32_TCLK2_REF_CLK

#define NXP_S32_TCLK2_REF_CLK   22U

◆ NXP_S32_TRACE_CLK

#define NXP_S32_TRACE_CLK   90U